- •Вопрос 1. Определение триггера. Классификация, назначение, таблицы переходов.
- •Вопрос 2. Определение триггера. Классификация, назначение, таблицы переходов.
- •Вопрос 3. Условное обозначение, назначение, работа сумматоров.
- •Вопрос 4. Условное обозначение, назначение, работа дешифраторов.
- •Вопрос 5. Условное обозначение, назначение, работа мультиплексоров.
- •Вопрос 6. Назначение входа синхронизации.
- •Вопрос 7. Условное обозначение, назначение, работа шифраторов.
- •Вопрос 8. Условное обозначение, назначение, работа демультиплексоров.
- •Вопрос 9. Условное обозначение, назначение, характеристики счётчика.
- •Вопрос 10. Базисные логические функции.
- •Вопрос 11. Определение, назначение, работа коммутаторов.
- •Вопрос 12. Цифровые компараторы.
- •Вопрос 13. Делители частоты.
- •Вопрос 14. Аналогово – цифровой преобразователь.
- •Вопрос 15. Системы счисления.
- •Вопрос 16. Полупроводниковые озу.
- •Вопрос 17. Адресное пространство озу.
- •Адресное пространство озу делится на: о сновная память (Conventional memory)
- •Вопрос 18. Архитектура микропроцессора.
- •Вопрос 19. Что такое рон и их назначение.
- •Вопрос 20. Состав бвр.
- •Вопрос 21. Стек, стековая память.
- •Вопрос 22. Команды процессора.
- •Вопрос 23. Схемы контроля. Контроль чётности – нечётности.
- •Вопрос 24. Физическое представление информации эвм.
- •Вопрос 25. Структура эвм.
- •Вопрос 26. Классификация, основные характеристики эвм.
- •Классификация: По принципу действия:
- •По этапам создания:
- •По назначению:
- •Вопрос 27. Условные обозначения. Работа логических элементов.
Вопрос 1. Определение триггера. Классификация, назначение, таблицы переходов.
Триггер - класс электронных устройств, обладающих способностью длительно находиться в одном из двух устойчивых состояний и чередовать их под воздействием внешних сигналов.
Классификация:
1)RS-триггер, или SR-триггер — триггер, который сохраняет своё предыдущее состояние при нулевых входах и меняет своё выходное состояние при подаче на один из его входов единицы.
И меет 2 входа: S (Set – установка) и R (Reset – сброс)
И 2 выхода: Прямой и инверсный.
Запрещённой комбинацией сигнала является “11”.
2) JK - триггер работает так же как RS-триггер, с одним лишь исключением: при подаче логической единицы на оба входа J и K состояние выхода триггера изменяется на противоположное.
И меет: Вход J и K, а также вход синхронизации C
2 выхода: прямой и инверсный.
Не имеет запрещённых комбинаций.
3) D-триггер - запоминает состояние входа и выдаёт его на выход.
D -триггеры имеют, как минимум, два входа: информационный D и синхронизации С.
D-триггер можно образовать из любых RS- или JK-триггеров, если на их входы одновременно подавать взаимно инверсные сигналы.
4) Т-триггер - часто называют счётным триггером, так как он является простейшим счётчиком до 2.
Работа триггеров описывается с помощью таблицы переключений, являющейся аналогом таблицы истинности для комбинационной логики.
Вопрос 2. Определение триггера. Классификация, назначение, таблицы переходов.
Регистр — последовательное или параллельное логическое устройство, используемое для хранения n-разрядных двоичных чисел и выполнения преобразований над ними.
Регистр представляет собой упорядоченную последовательность триггеров, обычно D, число которых соответствует числу разрядов в слове.
Основой построения регистров являются D-триггеры, RS-триггеры.
Регистры классифицируются по следующим видам:
накопительные (регистры памяти, хранения);
сдвигающие.
В свою очередь сдвигающие регистры делятся:
По способу ввода-вывода информации:
параллельные - запись и считывание информации происходит одновременно на все входы и со всех выходов;
последовательные - запись и считывание информации происходит в первый триггер, а та информация, которая была в этом триггере, перезаписывается в следующий - то же самое происходит и с остальными триггерами;
комбинированные;
По направлению передачи информации:
однонаправленные;
реверсивные.
По основанию системы счисления:
двоичные
троичные
десятичные
Вопрос 3. Условное обозначение, назначение, работа сумматоров.
Сумматор — устройство, преобразующее информационные сигналы (аналоговые или цифровые) в сигнал, эквивалентный сумме этих сигналов.
В ходы: A,B – слагаемые; Pi – Вход переноса.
Выходы: S – выход суммы; Pi+1 – Выход переноса.
Сумматоры по архитектуре делятся на:
четвертьсумматоры — бинарные (двухоперандные) сумматоры по модулю без разряда переноса, характеризующиеся наличием двух входов, на которые подаются два одноразрядных числа, и одним выходом, на котором реализуется их арифметическая сумма по модулю;
полусумматоры — бинарные (двухоперандные) сумматоры по модулю с разрядом переноса, характеризующиеся наличием двух входов, на которые подаются одноимённые разряды двух чисел, и двух выходов: на одном реализуется арифметическая сумма по модулю в данном разряде, а на другом — перенос в следующий (старший разряд);
полные сумматоры — тринарные (трёхоперандные) сумматоры по модулю с разрядом переноса, характеризующиеся наличием трёх входов, на которые подаются одноимённые разряды двух складываемых чисел и перенос из предыдущего (более младшего) разряда, и двумя выходами: на одном реализуется арифметическая сумма по модулю в данном разряде, а на другом — перенос в следующий (более старший разряд). Такие сумматоры изначально ориентированы только на показательные позиционные системы счисления.