- •Рецензенты:
- •И19 Электроника и микропроцессорная техника: Учеб, пособие / Перм. гос. техн. ун-т. Пермь, 2000. 50 с.
- •© Пермский государственный технический университет, 2000
- •БИБЛИОГРАФИЧЕСКИЙ СПИСОК
- •1.ОСНОВЫ ПРОМЫШЛЕННОЙ ЭЛЕКТРОНИКИ
- •1.1 Полупроводниковые приборы
- •1.1 АТиристоры
- •1.1.6. Интегральные микросхемы (ИМС)
- •1.2. Устройства промышленной электроники
- •тггХ
- •1.2.2: Генератор прямоугольных колебаний.(мультивибратор)
- •2.ОСНОВЫ МИКРОПРОЦЕССОРНОЙ ТЕХНИКИ 2.1., Логические функции и логические схемы
- •2.2.2. D-триггер
- •2.2.3. Г-триггер
- •2.3. Регистры
- •2.4. Счётчики
- •2.4.1. Трёхразрядный двоичный счётчик на сложение
- •2.4.2. Трёхразрядный двоичный счётчик нэ вычитание
- •2.4.3. Десятичные счётчики
- •2.6. Аналого-цифровой преобразователь (АЦП)
- •2.7. Комбинационные устройства
- •2.7 1. Дешифратор
- •2.7.2. Мультиплексор
- •2.7.3. Сумматор
- •2.7.4. Цифровая схема сравнения (компаратор)
- •2.8. Арифметико-логическое устройство (АЛУ)
- •2.9. Микропроцессор
- •2.10. МикроЭВМ
4. |
/ - /* |
£/вх > Uс , U\ =+Е (суммирование |
тактовых импульсов), Uc увеличи |
вается. |
|
|
|
5. |
/ >/, |
рассмотреть самостоятельно. |
|
Данная система является системой автоматического регулирования, которая поддер |
|||
живает равенство между сигналами Uc и £/нх (Uc |
Вх)- Поскольку каждому значению |
(/с соответствует свой код на входе ЦАП, то этот же код соответствует и напряжению UBX Особенности АЦП:
1.ЦАП работает с некоторым запаздыванием (отрезок txи_ на рис.2.11).
2.Точность преобразования сигнала зависит от разрядности счётчика и величины масштабного коэффициента ЦАП.
2.7. Комбинационные устройства
Комонпационным называется устройство, выходная функция которого однозначно определяется сочетанием входных сигналов в данный момент времени.
Рассмотрим некоторые комбинационные устройства (дешифратор, мультиплексор, сумматор н цифровой компаратор (схема сравнения)).
2.7 1. Дешифратор
Деишф/ютором называется устройство, у которого каждой комбинации сигналов на входе соответствует сигнал на одном выходе или нескольких выходах. Рассмотрим дешиф ратор, преобразующий двоичный код в десятичный: О4,2з,(22,0! “ входы; F0 iFu ...J\:) - выходы.
Каждой комбинации входных сигналов в диапазоне 0000-1001 соответствует сигнал на одном из выходов.
Обозначение на схемах
Логическая функция
Fo =Q4 A QI л'С?2 A Q\
Ъ =Q4 A QI A Q2 A QI
/*9 = Q A л О з л 0 2A Q X
|
Входы |
|
|
|
|
|
Выходы |
|
|
|
|
||
04 |
о3 |
Q, |
Qi |
^0 |
h |
|
Рз |
р4 |
Рз |
р6 |
|
р& |
р9 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
.0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
1 |
0 |
о ; 0 |
1 |
0 |
0 |
0 |
0 |
"0 ! 0 |
||
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 ■’ |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
1 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
1 |
1 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0- |
1 |
0 |
1 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
2.7.2.Мультиплексор
Мультитексор — это устройство, у которого выход соединяется с одним, из входов в соответствии с кодом адреса.
Логическая функция мультиплексора:
F = [а л А' л К )V (# л Х A Y )v(c аАгA Y )v(Z) а А' а У).
Функциональная схема: |
Обозначение: |
Код адреса
2.7.3.Сумматор
(Уммапюр — это устройство, предназначенное для суммирования двух чисел в дво-
A —A*A\A->A\
ичном коде. Пусть edrb два четырёхразрядных кода: |
„ П ри сложении двух раз- |
И -
рядов А, и Hj получается румма Sj и возможно появление единицы переноса в следующий
разряд I* При этом, если / > I, то необходимо учитывать возможность появления единицы
переноса из предыдущего (/.> 1) разряда 1 \ i
|
|
|
|
|
Входы |
|
|
|
Выходы |
Условное обозначение: |
|
А |
|
В, |
|
РЛ |
5 |
р, |
|
pJzL |
ш |
|
0 |
|
0 |
|
0- |
0 |
0 |
|
0 |
|
0 |
|
1 |
1 |
0 |
||
Ai |
s |
|
.0 |
|
1 |
|
0 |
1 |
0 |
|
|
|
|
||||||
Bj |
р |
, |
0 |
|
1 |
|
1 |
0 |
1 |
|
-1 |
, |
0 |
|
о. |
1 |
0 |
||
|
|
|
|
||||||
|
|
|
1 |
1 |
0 |
|
1; |
0 |
1 |
|
|
|
1 |
|
1 |
’ |
о; |
0 |
1 |
|
|
|
1 |
|
1 |
|
1' |
1 |
1 |
Из одноразрядных сумматоров можно построить миогорядиый. Ниже приводится ус ловное обозначение и блок-схема трехразрядного сумматора.
Условное обозначение:
о
2.7.4. Цифровая схема сравнения (компаратор)
Компаратор предназначен для сравнения двух кодов А ^ А 4 А3 А,А,, В = В3 В ,В 1В, Ес ли А = В , 1 ,е. А, = В,, (/ = 1.../;), то F = 1.