- •Введение
- •1. Программа учебной дисциплины «Проектирование систем в корпусе»
- •1.2. Структура и примерное содержание учебной дисциплины
- •2. Конспект лекций Лекция № 1. Основы корпусирования
- •Лекция № 2. Методология проектирования систем в корпусе
- •Лекция № 3. Планирование системы на кристалле
- •Лекция № 4. Межкомпонентные связи
- •Лекция № 5. Способы повышения плотности компоновки
- •Лекция № 6. Прототипирование и физическая верификация
- •Лекция № 7. Теплофизическое проектирование и моделирование системы в корпусе
- •3. Методические указания по проведению лабораторных работ Лабораторная работа № 1. Корпусирование кристалла ис на примере операционного усилителя в сапр Cadence
- •Лабораторная работа № 2. Корпусирование системы в корпусе с использованием 2d размещения на примере аналогово-цифрового блока сапр Cadence
- •Лабораторная работа № 3. Корпусирование системы в корпусе с использованием 3d размещения на примере сапр Cadence
- •Лабораторная работа № 4. Моделирование перекрестных искажений в системах в корпусе
- •Лабораторная работа № 5. Теплофизический анализ систем в корпусе
- •4. Перечень рефератов по дисциплине
- •5. Методические указания преподавателям, ведущим занятия по дисциплине
- •6. Темы вебинаров
- •7. Методические указания по самостоятельной работе слушателей
- •8. Методические указания слушателям по изучению дисциплины
- •10. Цифровые образовательные ресурсы
- •11. Вопросы для самопроверки
- •Заключение
- •Библиографический список
- •Оглавление
- •394026 Воронеж, Московский просп., 14
Лекция № 4. Межкомпонентные связи
Межкомпонентные связи. Способы реализации и описания. Модели межкомпонентных связей
Влияние межкомпонентных связей на функциональные характеристики электронных устройств постоянно возрастает. Поэтому неудивительно, что значительная доля новых средств САПР в той или иной мере связана с учетом влияния соединений. Однако, по большей части, – это отдельные разрозненные инструменты, каждый из которых решает свои специфические задачи. Новый подход к проектированию соединений, предлагаемый компанией Cadence, направлен на интеграцию процессов разработки буферных элементов интегральных схем, корпусов микросхем и печатных плат в рамках единой методологии и платформы проектирования.
Рис. 2.7. Структура соединений электронной схемы
Понятие «соединение» многообразно, и прежде всего, здесь необходимо уточнить, что речь идет о проектировании соединений на уровне электронной системы (системных соединений), которые идут от одного буферного элемента ввода/вывода кристалла интегральной схемы к элементу ввода/вывода другого кристалла интегральной схемы. Соединение проходит через контактные площадки кристалла, подложку корпуса, выводы микросхемы. Понятие системного соединения включает его логическую схему, физическую реализацию, электрические характеристики распространения сигнала, пути возвратного тока и систему питания (рис. 2.7).
С технической точки зрения проектирование соединений сталкивается с тремя основными проблемами: повышением плотности соединений в корпусах, ростом быстродействия и усложнением системы питания. В производстве печатных плат (ПП) и корпусов появляются новые технологии, расширяющие возможности создания соединений, возрастает популярность технологии SiP (рис. 2.8).
Рис. 2.8. Система в корпусе
Ужесточаются требования к электрическим параметрам соединений (табл. 2.1). С увеличением плотности соединений возрастает вероятность перекрестных помех и нарушения целостности сигналов, усложняется задача подключения выводов. При переходе к гигагерцевым частотам и высокоскоростным интерфейсам возникает необходимость в новых средствах анализа целостности сигналов. Рост требований к системе питания связан, как с увеличением потребляемой мощности, так и с использованием нескольких уровней питания.
Таблица 2.1
Изменение требований к электрическим параметрам соединений
Характеристики |
2002-2003 гг. |
2004-2005 гг. |
2006-2007 гг. |
2008-2012 гг. |
Время переключения, нс |
0,8-0,3 |
0,6-0,2 |
0,5-0,2 |
0,4-0,1 |
Минимальное напряжение питания, В |
2,0-2,8 |
1,8-2,5 |
1,5-2,0 |
1,2-1,2 |
Число уровней напряжения питания |
3-5 |
2-5 |
2-5 |
2-5 |
Рассеиваемая мощность, Вт |
20-90 |
50-100 |
70-110 |
80-150 |
Модель системных соединений
Модель системных соединений (Virtual System Interconnection Model - VSIC) включает описание логической схемы, физической реализации и электрических характеристик системы соединений разрабатываемого устройства, в том числе и систему питания. Уже на начальной стадии, при разработке спецификации, VSIC-модель может использоваться для проверки некоторых предположений и вариантов спецификации. После утверждения спецификации соответствующая ей VSIC-модель поддерживается на протяжении всего процесса проектирования, служит для сбора информации и координации усилий всех групп разработчиков.
На начальном этапе проектирования модель используется для предварительного планирования распределения временного бюджета задержек, формирования общей конфигурации соединений. В процессе дальнейшей работы результаты физической реализации сразу отображаются в модели и верифицируются на соответствие исходной спецификации. Использование VSIC-модели позволяет сразу обнаруживать узкие места при проектировании отдельных сегментов соединений и устранять их путем перераспределения ограничений между сегментами.
При создании модели, в первую очередь, учитываются уже существующие (фиксированные) сегменты соединений, например, если используется заданная серия микросхем или определенный тип корпуса. Для заранее определенных сегментов основная задача – создание адекватной модели. Если буферные элементы ввода/вывода заданы, то их характеристики уже должны существовать как часть проекта ИС или IP-библиотеки. Если буферные элементы необходимо разрабатывать, то создается поведенческая модель элемента, которая используется для моделирования системы соединений и в то же время служит в качестве спецификации для разработчиков элементов ввода/вывода.
Когда модели буферных элементов определены, можно исследовать различные конфигурации соединений. При этом учитываются как физические (размеры кристалла, конструкция корпуса, трассируемость), так и электрические (электрические свойства материалов, требования к целостности сигналов, временные ограничения и ограничения на суммарные задержки) аспекты. В результате по завершении исследования должны быть определены модели элементов ввода/вывода, общая конфигурация соединений, удовлетворяющая интегральным электрическим ограничениям, а также предварительная планировка корпуса. Полученная таким образом исходная VSIC-модель используется всеми группами разработчиков. В процессе проектирования происходит уточнение, коррекция модели по мере поступления результатов работы каждой группы.
В процессе разработки элементов ввода/вывода поведенческие модели заменяются уточненными моделями на уровне транзисторов (полученные транзисторные модели должны соответствовать исходной поведенческой модели). Расположение буферных элементов на кристалле оптимизируется с учетом предварительного плана корпуса и возможностей трассировки внутри корпуса. При этом контролируется распределение задержек между различными сегментами соединений. Разработчик корпуса работает с учетом данных о размещении буферных элементов и отведенного на его сегмент соединений бюджета задержек. Требования на окончательный вид конструкции корпуса и на распределение выводов вырабатываются проектировщиком корпуса совместно с разработчиком печатной платы. Они должны быть направлены на обеспечение удобных условий трассировки с учетом электрических ограничений. Все взаимодействия осуществляются в рамках единых данных VSIC-модели. Единая модель данных позволяет производителям интегральных схем передавать системным компаниям готовые к применению электронные комплекты документации (design-in kit), что значительно сокращает сроки внедрения новых микросхем. В состав передаваемой документации может быть также включено описание вариантов применения интегральных схем, учитывающее опыт предыдущих разработок.
Способы реализации межкомпонентных связей
Электрические связи между кристаллами могут обеспечиваться посредством многослойной платы (гибкой или жесткой). Различия в конструкциях обусловлены способами соединения контактных площадок кристалла с контактными площадками платы. Во всех вариантах кристаллы интегральных схем (ИС) соединяются с поверхностью многослойной коммутационной платы одним из трех методов: проволочным монтажом, монтажом методом перевернутого кристалла со столбиковыми выводами на его контактных площадках (flip-chip) и вакуумным напылением металлических проводников на предварительно сформированную планарную конструкцию «подложка-кристалл».
Кристалл устанавливают на многослойную коммутационную плату, и его контактные площадки соединяются алюминиевой или золотой проволокой с контактными площадками платы (рис. 2.9).
Рис. 2.9. Монтаж кристалла на многослойную коммутационную плату
Плата может быть изготовлена из слоистого пластика, керамики, кремния, металла и других материалов. Простота и надежность давно отработанных процессов и методов коммутации проволочными выводами обеспечивают полную температурную и механическую развязку между компонентами и подложкой. Это обеспечивает высокий процент выхода и надежность. Недостаток технологии – низкая плотность упаковки, наличие паразитных емкостей и индуктивностей проволочных соединений.
Вариант конструкции с монтажом кристаллов методом flip-chip (рис. 2.10) существенно повышает плотность упаковки и быстродействие.
Рис. 2.10. Монтаж кристаллов методом flip-chip
Однако, несмотря на то, что конструкция кристаллов с шариковыми (столбиковыми) выводами была разработана еще в 70-е годы прошлого столетия, к массовому производству промышленность подходит только сейчас. Основная причина здесь – жесткая связь кристалла с подложками, ограничивающая величину коэффициента температурного расширения (ТКЛР) материала подложки. Идеальной подложкой для такой конструкции является кремниевая пластина, на которой с помощью известных технологий производства БИС формируется многослойная пленочная разводка, а кристаллы, соединяются с такой разводкой методом пайки. Использование технологии кремниевых БИС ограничивает число токопроводящих слоев подложек до 3–4. Поэтому нужно увеличивать плотность формирования проводников до величины 10000 см/см2 и более. Необходимость же поддержания требуемого процента выхода годных определяется величиной допустимых дефектов, которая составляет не более 0,1 дефект/см2. Следовательно, технологические процессы формирования многослойных кремниевых подложек должны проводиться в условиях очень высокой культуры производства, а это резко увеличивает их стоимость. Для работы в гигагерцевых диапазонах частот оптимальным параметром полосковых линий является ширина проводника 40–70 мкм, толщина – 5–10 мкм на слоях диэлектрика 10–20 мкм. Получить проводники с такими размерами очень трудно, поэтому приходится разрабатывать сложные конструкции получения полосковых линий на тонких и узких проводниках и тонком диэлектрике, что также повышает стоимость. На рис. 2.11 показана типовая конструкция сборки с утопленными в подложку кристаллами, коммутацией их контактных площадок и многослойной разводкой методом тонкопленочной технологии.
Рис. 2.11. Планарная конструкция
Такую конструкцию называют планарной. Для подложки применяются различные материалы: пластмасса, керамика, металл, на которой делаются углубления, соответствующие размеру кристалла. После того, как кристалл размещен в углубление подложки, на ее поверхности формируется слой диэлектрической пленки, обычно полиамидной, которая обеспечивает планарность подложки и служит межслойным диэлектриком. Эта конструкция позволяет достичь предельных величин по плотности упаковки компонентов и быстродействию, уменьшает толщину модуля и исключает из технологического процесса операции пайки или сварки.
Для повышения функциональной плотности SiP модули включают сложные 3D-структуры: многоуровневые кристаллы wirebond, кристалл wirebond, установленный на кристалле flip-chip, прямое соединение между кристаллами и другие сложные комбинации, включая комбинации «корпус на корпусе».